output wb_ack_o;\r
output wb_err_o;\r
output wb_int_o;\r
- input reg [7:0] fifo_data_i;\r
- output reg [7:0] fifo_data_o;\r
- output fifo_we_i;\r
+ input [7:0] fifo_data_i;\r
+ output [7:0] fifo_data_o;\r
output fifo_we_o;\r
+ output fifo_re_o;\r
\r
- reg [15:0] data_reg;\r
+ reg [15:0] data_reg;\r
\r
always @(posedge clk_i or negedge nrst_i)\r
begin\r
if (nrst_i == 0)\r
- data_reg <= 16'hABCD;\r
+ data_reg <= 16'h0000;\r
else \r
- if (wb_stb_i && wb_we_i)\r
- data_reg <= wb_dat_i;\r
+ if (wb_stb_i && wb_we_i)\r
+ data_reg <= wb_dat_i;\r
end\r
\r
assign wb_ack_o = wb_stb_i;\r